ترجمه مقاله Hardware/Software Codesign Architecture for Online Testing in Chip Multiprocessors

عنوان انگلیسی مقاله: Hardware/Software Codesign Architecture for Online Testing in Chip Multiprocessors
عنوان فارسی مقاله: معماري طراحي شراکتي سخت افزار / نرم افزار براي آزمايش آنلاين در ريزپزدازنده هاي تراشه
دسته: تحقیقات علمی
فرمت فایل ترجمه شده: WORD (قابل ویرایش)
تعداد صفحات فایل ترجمه شده: 41
لینک دریافت رایگان نسخه انگلیسی مقاله: دانلود
ترجمه ی سلیس و روان مقاله آماده ی خرید می باشد.
_______________________________________
چکیده ترجمه:
همانطور که صنعت نيمه رسانا فشار بي رحمانه خود را به وسيله فناوري هاي نانو CMOS ادامه مي دهد ، قابليت اطمينان طولاني مدت دستگاه و وقوع خطاهاي دشوار به عنوان نگراني عمده اي پديدار شده است. قابليت اطمينان طولاني مدت دستگاه شامل تنزل پارامتري است که منجر به اتلاف عملکرد و نيز خطاهاي دشوار مي گردد که موجب اتلاف functionality مي شود. در نقشه جاده ITRS گزارش شده است که تأثير آزمايش سوختن مرسوم در افزايش عمر محصول در حال فرسوده شدن است. بنابراين به منظور حصول اطمينان از قابليت اطمينان کافي محصول ، کشف خطا و پيکربندي مجدد سيستم مي بايست در زمان اجرا در ميدان انجام شود. گرچه ساختارهاي حافظه منظم در مقابل خطاهاي دشوار با استفاده از کدهاي تصحيح خطا حفاظت شده اند ، بسياري از ساختارها در داخل هسته ها فاقد حفاظ باقي مانده اند. چندين روش آزمايش آنلاين مطرح شده به آزمايش همزمان متکي اند يا به صورت دوره اي در فواصل معين صحت را کنترل مي کنند. اين روش ها به علت تلاش طراحي قابل توجه و هزينه سخت افزاري جالب توجه اما محدود هستند. علاوه بر اين کمبود قابل مشاهده بودن و قابل کنترل بودن حالات ريزمعماري منجر به رکود طولاني و ذخيره سازي وسيعي از الگوهاي Golden مي گردد. ما در اين مقاله يک الگوي کم هزينه را به منظور کشف و اشکال زدايي خطاهاي دشوار به وسيله دانه دانه بودن ريز در داخل هستته ها و در حال کار نگه داشتن هسته هاي معيوب با قابليت و عملکرد تحليل رفته بالقوه پيشنهاد مي کنيم. راه حل شامل هر دو سخت افزار و نرم افزار زمان اجرا بر اساس مفهوم ماشين مجازي طراحي شراکتي مي باشد که داراي قابليتي جهت کشف ، اشکال زدايي و تفکيک خطاهاي مشکل در ساختارهاي آرايه غير پنهان کوچک ، واحدهاي اجرايي ، و منطق ترکيبي در داخل هسته ها است. ثبات هاي signature  سخت افزاري به منظور تسخير ردّپاي اجرا در خروجي واحد هاي در حال کار در داخل هسته ها مورد استفاده قرار مي گيرند. يک لايه نرم افزاري زمان اجراي ( microvisor ) تابعي را همزمان بر روي چند هسته به منظور تسخير ردپاي signature  در سرتاسر هسته ها جهت کشف ، اشکال زدايي و تفکيک خطاهاي دشوار آغاز مي نمايد. نتايج نشان مي دهند که با استفاده از مجموعه هدفمندي از دنباله آزمايش تابعي ، خطاها مي توانند براي يک سطح دانه دانه ريز در داخل هسته ها اشکال زدايي گردند. هزينه سخت افزاري الگو کمتر از سه درصد است ، در حالي که وظايف نرم افزار در سطح بالا انجام شده است و منجر به يک تلاش و هزينه طراحي نسبتا پايين مي گردد.
___
توجه: این محصول به سفارش سایت میهن همکار تهیه و ثبت شده است و هرگونه کپی برداری از این فایل به منظور فروش، بدون اخطار قبلی منجر به پیگرد خواهد شد.


جهت دانلود محصول اینجا کلیک نمایید

همچنین شاید مطالب زیر مورد پسندتان باشد...

افزودن یک دیدگاه